Deine Tabellen sehen ja schön aus aber das kompliziert die Sache für mich ...!
Fülle doch bitte nur meine Aufstellung aus ... (Bei den Adressen DRA0 bis DRA8 ist klar das die an alle Ram Bausteine gehen, das brauchst du nicht gesondert aufschreiben), Du muss heraus finden ob der VDATA0 bis 7 oder D0 bis D15 Bus der Ram Speicherbus ist. Wenn es der 8bit Bus ist geht der wie in vierer Gruppen zu den acht Ram Bausteinen? Oder ist es der 16bit Bus D0 bis D15 ...?
Siftleiste A
Pin 1 = DRA0
Pin 2 = DRA2
Pin 3 = DRA4
Pin 4 = DRA6
Pin 5 =
Pin 6 =
Pin 7 =
Pin 8 =
Pin 9 =
Pin 10 =
Pin 11 =
Pin 12 =
Pin 13 =
Pin 14 =
Pin 15 =
Pin 16 =
Pin 17 = DRA7
Pin 18 = DRA5
Pin 19 = DRA3
Pin 20 = DRA1
Stiftleiste B
Pin 1 = Baustein 4,8 = I/O0
Pin 2 = Baustein 4,8 = I/O2
Pin 3 = Baustein 3,7 = I/O0
Pin 4 =
Pin 5 = Baustein 2,6 = I/O0
Pin 6 = Baustein 2,6 = I/O2
Pin 7 = Baustein 1,5 = I/O0
Pin 8 = Baustein 1,5 = I/O2
Pin 9 =
Pin 10 =
Pin 11 =
Pin 12 =
Pin 13 = Baustein 1,5 = I/O3
Pin 14 = Baustein 1,5 = I/O1
Pin 15 = Baustein 2,6 = I/O3
Pin 16 = Baustein 2,6 = I/O1
Pin 17 = Baustein 3,7 = I/O3
Pin 18 = Baustein 3,7 = I/O1
Pin 19 = Baustein 4,8 = I/O3
Pin 20 = Baustein 4,8 = I/O1