Ein BUS-Error wird im ST automatisch (vom GLUE? oder der MMU? oder doch von der CPU?) ausgelöst, wenn nach 64 Takten kein /DSACKx oder gleichwertiges Bus-Zyklus-Terminierungssignal erkannt wurde.
Das ist ein OpenCollektor-Signal, kann also von verschiedenen Einheiten aktiviert werden.
Die ST Hardware sollte von einem Zugriff oberhalb 16MB durch die normale PAK/2 -Logik verschont bleiben (GAL-Listings studieren). Sofern keine Logik-Gleichung oberhalb der 16MB sofort einen Bus-Error auslöst, steht einem Bus Zugriff mit gesetzem A24 nichts im Weg. Ein Zugriff ins Fastram muss natürlcih auch korrekt beendet werden. Im Zweifel durch zusätzliche Logik, welche die Zugriffe direkt quittiert, egal was die Atari-FastRAMKarte mit /STERM signalisiert, oder ausgefuchst unter Berücksichtigung von STERM. Wenn Du aber die 0x60 im FastRAM liest, ist der Adressbereich oberhalb der 16MB noch gespiegelt und es findet (auch) ein Zugriff auf die unteren 16MB statt.-> GAL Listings studieren.
edit: Im Zweifel ist einfach A24 falsch verdrahtet?