Markt > Suche

Matrix MatGraph C32 Grafikkarte RAM-Erweiterung

<< < (6/21) > >>

Lukas Frank:
Sieht so aus also only C-32, alle anderen Karten auf C-32 Basis sind VME Bus Karten und haben schon 1MB Video Ram ausser die Monochrom VME Karte die 256kB hat und auch nicht mehr braucht.

Lukas Frank:
https://www.ardent-tool.com/datasheets/Intel_82786_Users_Manual_1988.pdf


Brauche etwas mehr Klarheit ...

- WE sollte für alle 8 Bausteine durchverbunden sein also nur einmal da
- CAS ist zweimal da also CAS0 und CAS1 ?
- RAS ist nur einmal da für alle 8 Bausteine ?
- VSS = GND = Masse
- VCC = +5V
- Adressen A0 bis A7
- Adresse A8 ?
- I/O2 fehlt einmal Ram Pin15

DRA Pins sind die Adressen zu den DRAM Bausteinen, messe mal an welchem Pin DRA8 liegt. Und RAS ist 4mal da, messe mal wieviele benutzt werden an den Rambausteinen?

@Zirkumflex ... deine Tabelle verwirrt. Die Ram Bausteinnummerierung ist gut und ich brauche nur die Belegung der Stiftleisten. A0 bis A8 geht immer durch also an jedem Ram Baustein gleich. Bitte prüfen was ich aufgeschrieben habe also D sind die Daten 0 bis 3 an jedem Baustein. Da fehlt ein Daten Anschluss ...

Siftleiste A
Pin 1 = A0
Pin 2 = A2
Pin 3 = A4
Pin 4 = A6
Pin 5 =
Pin 6 =
Pin 7 =
Pin 8 =
Pin 9 =
Pin 10 =

Pin 11 =
Pin 12 =
Pin 13 =
Pin 14 =
Pin 15 =
Pin 16 =
Pin 17 = A7
Pin 18 = A5
Pin 19 = A3
Pin 20 = A1

Stiftleiste B
Pin 1 = Data Ram 4,8 = I/O0
Pin 2 = D 4,8 = I/O2
Pin 3 = D 3,7 = I/O0
Pin 4 =
Pin 5 = D 2,6 = I/O0
Pin 6 = D 2,6 = I/O2
Pin 7 = D 1,5 = I/O0
Pin 8 = D 1,5 = I/O2
Pin 9 =
Pin 10 =

Pin 11 =
Pin 12 =
Pin 13 = D 1,5 = I/O3
Pin 14 = D 1,5 = I/O1
Pin 15 = D 2,6 = I/O3
Pin 16 = D 2,6 = I/O1
Pin 17 = D 3,7 = I/O3
Pin 18 = D 3,7 = I/O1
Pin 19 = D 4,8 = I/O3
Pin 20 = D 4,8 = I/O1

Zirkumflex:
Hat nun doch etwas länger gebraucht, alles nachzumessen usw.

Die Idee mit der Schablone war sehr gut. Das zeigte, dass die Platinen-Maße inkl. Aussparung schon gut passt. Aber die beiden Stiftsockel hatte ich nicht ganz korrekt ermittelt, entschuldigt bitte. Das habe ich nun nochmal ganz exakt vermessen, nicht nur die Lage der Stiftzeilen, sondern auch die Pin zu Pin Abstände miteinander, habe ich grau hinterlegt als 'Lupe' gezeichnet. Exakter kann ich es nicht messen, ist so schon alles winzig ... hoffe aber, daraus lässt sich die Sockelbuchse ableiten.
Anbei die neue Zeichnung die als PDF 1:1 maßstabsgetreu gedruckt werden kann (der bemaßte Teil).

Ebenfalls komplett nochmal durchgemessen habe ich die Stiftleisten zu den RAM-Bausteinen und auch hier die Tabellen korrigiert, diese hier auch neu anbei (Ergebnisse einmal mit und einmal ohne gesteckten Resistor).


Messe mal an welchem Pin DRA8 liegt. Und RAS ist 4mal da, messe mal wieviele benutzt werden an den Rambausteinen?
DRA8 liegt an den RAM-Bausteinen 4 und 8 an, dort an PIN 3
RAS3 liegt an den RAM-Bausteinen 4 und 8 an, dort an PIN 15
RAS2 liegt an den RAM-Bausteinen 3 und 7 an, dort an PIN 2
RAS1 liegt an den RAM-Bausteinen 3 und 7 an, dort an PIN 3
RAS0 liegt an den RAM-Bausteinen 3 und 7 an, dort an PIN 15


@Zirkumflex ... deine Tabelle verwirrt. Die Ram Bausteinnummerierung ist gut und ich brauche nur die Belegung der Stiftleisten. A0 bis A8 geht immer durch also an jedem Ram Baustein gleich. Bitte prüfen was ich aufgeschrieben habe also D sind die Daten 0 bis 3 an jedem Baustein. Da fehlt ein Daten Anschluss ...


Siftleiste A
Pin 1 = A0 (alle RAM-Bausteine)
Pin 2 = A2 (alle RAM-Bausteine)
Pin 3 = A4 (alle RAM-Bausteine)
Pin 4 = A6 (alle RAM-Bausteine)
Pin 5 = X
Pin 6 = X
Pin 7 = X
Pin 8 = X
Pin 9 = X
Pin 10 = VSS ((alle RAM-Bausteine)

Pin 11 = VSS (alle RAM-Bausteine)
Pin 12 = VSS (alle RAM-Bausteine)
Pin 13 = X
Pin 14 = X
Pin 15 = X
Pin 16 = X
Pin 17 = A7 (alle RAM-Bausteine)
Pin 18 = A5 (alle RAM-Bausteine)
Pin 19 = A3 (alle RAM-Bausteine)
Pin 20 = A1 (alle RAM-Bausteine)

Stiftleiste B
Pin 1 = Data Ram 4,8 = I/O0 (korrekt)
Pin 2 = D 4,8 = I/O2 (korrekt)
Pin 3 = D 3,7 = I/O0 (korrekt)
Pin 4 =D 3,7 = I/O2
Pin 5 = D 2,6 = I/O0 (korrekt)
Pin 6 = D 2,6 = I/O2 (korrekt)
Pin 7 = D 1,5 = I/O0 (korrekt)
Pin 8 = D 1,5 = I/O2 (korrekt)
Pin 9 =WE (RAM-Bausteine 1, 2, 5, 6)
Pin 10 =VCC (alle RAM-Bausteine)

Pin 11 =VCC (alle RAM-Bausteine)
Pin 12 =WE (RAM-Bausteine 3, 4, 7, 8 )
Pin 13 = D 1,5 = I/O3 (korrekt)
Pin 14 = D 1,5 = I/O1 (korrekt)
Pin 15 = D 2,6 = I/O3 (korrekt)
Pin 16 = D 2,6 = I/O1 (korrekt)
Pin 17 = D 3,7 = I/O3 (korrekt)
Pin 18 = D 3,7 = I/O1 (korrekt)
Pin 19 = D 4,8 = I/O3 (korrekt)
Pin 20 = D 4,8 = I/O1 (korrekt)

Hoffentlich passt so alles zueinander, bitte checkt es auf Validität, Danke!


Zirkumflex:
Hier noch die Fotos zu den Schablonen.
Durch meine Fehlmessung konnte die Schablone von Frank nicht passen, sorry.

Meine neue bemaßte Zeichnung passt exakt über die Stiftsockel usw.
Evtl. könnte man die Aussparung 1-2 mm breiter machen und die ganze Platine links ebenfalls 2 mm schmäler, dann wäre schön 'Luft und Spiel' zum einsetzen.

Beste Grüße und Danke!

Zirkumflex:
Noch eine kurze Frage:
Die originalen 64 kByte-RAM-Bausteine haben 18 PINs.
Ich habe keine RAM-Varianten mit 128 kByte oder 256 kByte beim Stöbern im Internet im selben 18 PIN-Layout gefunden ...
Gefunden habe ich dann zwar ähnliche RAM-Bausteine mit 256 kByte, die haben haben dann aber 20 PINs ... macht das was?
Oder ist bei so einer RAM-Erweiterung alles ganz anders, andere RAM.Chips, vielleicht nur ein einziger großer ...?

Navigation

[0] Themen-Index

[#] Nächste Seite

[*] Vorherige Sete

Zur normalen Ansicht wechseln