Hardware > Hardware (Classic 16-/32-Bit)
TT mit L2-Cache?
Gast120501:
Sinnvoll wäre eigentlich, die Turbokarte im TT auf den Fastram-Sockel drauf zu stecken, man müsste nur den 68030 in den Halt-Modus schalten, damit er nicht dazwischen funkt. Interessant wäre hier vielleicht, wenn sich gewisse Leute Gedanken über eine "Vampire TT" machen würden, diese Turbokarte wäre für den TT angemessen.
goetz @ 3rz:
--- Zitat von: mfro am Di 13.06.2017, 21:44:33 ---Bei einem Single-Prozessor-System gibt's keinen L2- oder L3-Cache.
--- Ende Zitat ---
Einspruch … Was ist dann der Cache auf der PAK68/3? Das ist ein Single-Prozessor-System, der L1-Cache ist auf der CPU (2x 256 Bytes), und der 32 KB L2-Cache ist auf dem PAK-Board.
Wieviele Cache-Ebenen es gibt hat nichts mit SMP oder Single-CPU zu tun.
tuxie:
Na sicher wäre ein L2 Cache möglich, aber beim TT wird der nicht so viel Sinn machen, beim ST bei der Pak wird der L2 Cache ja verwendet damit die CPU schneller an die Daten kommt wegen dem langsameren ST Bus.
TT-Ram Slot Beschleuniger nützt dir nix, da dort jede menge Steuersignale fehlen, werden ja am Ram nicht gebraucht.
goetz @ 3rz:
--- Zitat von: tuxie am Di 13.06.2017, 21:59:56 ---Na sicher wäre ein L2 Cache möglich, aber beim TT wird der nicht so viel Sinn machen, beim ST bei der Pak wird der L2 Cache ja verwendet damit die CPU schneller an die Daten kommt wegen dem langsameren ST Bus.
--- Ende Zitat ---
Das wäre beim TT jetzt nicht so aaarg anders. Hey, der CPU-Cache bringt ja schon bei „nur“ doppeltem CPU-Takt von 16 MHz/68000 im ST richtig was (2 : 1). Und ein 68030 mit 50 MHz im TT läge beim Faktor 3,25 im Verhältnis CPU-Takt zu Bus-Takt (3,25 : 1).
mfro:
--- Zitat von: gh-baden am Di 13.06.2017, 21:55:12 ---
--- Zitat von: mfro am Di 13.06.2017, 21:44:33 ---Bei einem Single-Prozessor-System gibt's keinen L2- oder L3-Cache.
--- Ende Zitat ---
Einspruch … Was ist dann der Cache auf der PAK68/3? Das ist ein Single-Prozessor-System, der L1-Cache ist auf der CPU (2x 256 Bytes), und der 32 KB L2-Cache ist auf dem PAK-Board.
--- Ende Zitat ---
Jo. Und wo ist der L3-Cache?
--- Zitat von: gh-baden am Di 13.06.2017, 21:55:12 ---Wieviele Cache-Ebenen es gibt hat nichts mit SMP oder Single-CPU zu tun.
--- Ende Zitat ---
Natürlich kann man so viele Cache-Ebenen irgendwohinbauen, wie man will. Aber wozu gibt's überhaupt mehrere davon?
M.E.: per Core, per CPU und nochmal zwischen CPU's und Speicher. Bei einer Single-Core/Single CPU Konfiguration gibt's keinen Grund für mehr als zwei Cache-Ebenen, es sei denn, man will ohne tieferen Grund was wirklich kompliziertes bauen ...
Navigation
[0] Themen-Index
[#] Nächste Seite
[*] Vorherige Sete
Zur normalen Ansicht wechseln