Hardware > Firebee

Erweiterungsslot - Belegung !?

(1/2) > >>

guest3646:
Da ich gerade dabei war, mir eine Doku zu einer Firebee zu schreiben (die ich leider nicht habe) bin ich beim Erweiterungsslot angelangt. Das Schema habe ich jetzt soweit zusammen und versuche die Belegung rauszubekommen. Laut Schema liegen die folgenden Komponenten an:


* I2C Interface
* Serielle Schnittstelle 1 (PSC1)
* Ethernet Mac 1 Schnittstelle (PFEC1Hx)
* DMA Serial Peripheral Interface (DSPI)
Aber dann gibt es 18 Signale, die von der Benennung eigentlich klar sind: IO00 bis IO17. Diese Signale liegen aber als Addressleitungen am SRAM U40 an - aber auch am FPGA.

Ich verstehe diese Schaltung nicht ... Kann mir jemand das erklären ? Scheint ja wohl irgendein Trick zu sein.

Danke, Marten

Mathias:
Nur zur Sicherheit, welches Schema hast Du denn?

guest3646:
Das was man runterladen kann von der WWW-Seite  http://acp.atari.org : Coldari1_V0.98_sch.pdf.

Ich befürchte jetzt natürlich, dass ich auf komplett alter Doku aufgesessen bin ..... im Repository
finde ich keine derartigen Informationen ....


--- Zitat von: Mathias am So 04.01.2015, 23:09:16 ---Nur zur Sicherheit, welches Schema hast Du denn?

--- Ende Zitat ---

mfro:

--- Zitat von: parc_de am So 04.01.2015, 22:56:48 ---Aber dann gibt es 18 Signale, die von der Benennung eigentlich klar sind: IO00 bis IO17. Diese Signale liegen aber als Addressleitungen am SRAM U40 an - aber auch am FPGA.

--- Ende Zitat ---

Das müsste sich um den DSP-Port handeln.

guest3646:
Die Idee kam mir auch, aber in diesem Forum wurde auch gesagt, dass ganz viele GPIO Leitungen auf dem Extension Port liegen und daher wollte ich gerne verstehen, wie die nun arbeiten - denn wenn es normale GPIO's sind, dann sollte die CPU diese auch abfragen können - also müssten sie dann auch über Adressen dieser zugänglich gemacht werden etc ....



--- Zitat von: mfro am Mo 05.01.2015, 08:32:45 ---
--- Zitat von: parc_de am So 04.01.2015, 22:56:48 ---Aber dann gibt es 18 Signale, die von der Benennung eigentlich klar sind: IO00 bis IO17. Diese Signale liegen aber als Addressleitungen am SRAM U40 an - aber auch am FPGA.

--- Ende Zitat ---

Das müsste sich um den DSP-Port handeln.

--- Ende Zitat ---

Navigation

[0] Themen-Index

[#] Nächste Seite

Zur normalen Ansicht wechseln